(Amúgy eszembe jutott egy ötlet, amihez neki is álltam forrasztgatni, de egyelőre még nem tartok vele sehol. Ha lesz valami "fényképezhető", úgyis mutatom, csak egy kissé elhavaztam. Megint.)
Az elhavazás most is tart, de akadt egy kis "gondom".
Ugyan nem szeretek úgy írogatni, hogy ne legyen mögötte mutatni való, de most mégis ez lesz. Az említett "ötlet" csak annyi, hogy van valahonnan egy bontott nyákom, amin van egy régi FPGA. Azt akartam csinálni, hogy a jelenlegi CPLD-s tesztet összerakom ezzel. Viszont ez a nyák nem egy fejlesztőpanel, hanem valami termék volt, az FPGA-nak relatív kevés lába van csak kivezetve, amit ugyan megtoldottam némi vezetékezéssel bőven, de még így is hiányos.
De sebaj, jó lesz úgy is, ha az EP jeleit multiplexelve küldöm most bele, tesztelni lehet úgy is. Nálam ilyen esetben a "hello world" példa az szokott lenni, hogy kialakítok egy egy bites regisztert, amit a CPU tud írni, az állapotát meg kivezetem egy LED-re. Így egy sima OUT utasítással kapcsolgatható; látszik is, hogy jó-e. (Utána persze "ragozom" tovább.) A mostani verzió úgy áll, hogy ha simán "rádrótozom" az EP jeleit az FPGA-ra, akkor a tesztregiszterem simán működik. De ha nekiállok jeleket multiplexelni, akkor felborul az egész.
Valahol valami árulás van, mert viszonylag egyszerű (nek tűnik) a feladat. Ez közel az első ismerkedésem FPGA-val amúgy, szóval simán lehet, hogy valamit benézek. Meg persze a próbált nyák / FPGA is lehet bugos. (Az amúgy is ezer sebből vérzik.) Van egy jó adag ötlet, amit ki fogok tudni próbálni, csak némi idő kell hozzá, remélem a hétvégén majd tudok vele foglalkozni.
Tehát a téma nincs elfelejtve, csak egy kissé elkedvetlenedtem.
De ez átmeneti állapot csak!